Bejelentkezés
English
Magyar
Budapesti Műszaki és Gazdaságtudományi Egyetem (BME)
,
Villamosmérnöki és Informatikai Kar (VIK)
Mesterséges Intelligencia és Rendszertervezés Tanszék
Nyitólap
Bemutatkozás
Hírek, események
Díjak, elismerések
Ismertető
Tanszéki laborok
Schnell Alapítvány
Támogatóink
Képek a tanszék életéből
Elérhetőség
Munkatársak
Munkatársak
Doktoranduszok
Oktatás
Oktatási hírek
Oktatási tevékenységünk
Képzések
Specializációk
Tantárgyak
Alapképzés
Mesterképzés
Doktori képzés
Választható tárgyak
Témakiírások
Témalabor
Önálló labor
Szakdolgozat és diplomaterv
Tehetséggondozás
Szakképzés
Szakmai gyakorlat
Kutatás
Csoportok
Projektek
Szakmai előadások
Doktorandusz Miniszimpózium
Oktatás
Ericsson Hungary Ltd. által kiírt témák
A Xilinx Readback Capture vizsgálata (Ericsson)
Ethernet over SDH (Ericsson)
Újrafordítás nélküli FPGA debug módszerek (Ericsson)
‹ Vállalati önálló laboratórium és szakdolgozat témáink
fel
A Xilinx Readback Capture vizsgálata (Ericsson) ›
FPGA laboratórium
25 éves az FPGA oktatás
Elérhetőség
Eszközfoglalás
FPGA HW tervezői verseny
FPGA labor
Kutatás
Oktatás
Publikációk
Témáink
Vállalati önálló laboratórium és szakdolgozat témáink
Ericsson Hungary Ltd. által kiírt témák
A Xilinx Readback Capture vizsgálata (Ericsson)
Ethernet over SDH (Ericsson)
Újrafordítás nélküli FPGA debug módszerek (Ericsson)
Lightware által kiírt témák
National Instruments által kiírt témák
© 2010-2025 BME MIT
|
Hibajelentés
|
Használati útmutató